芯片版圖設計設計實戰培訓課程
課程簡介:
本課程包含模擬版圖設計每個步驟,課程以真實項目細分工作任務及其工作過程,將學生所需要掌握的知識合理分配并結合到各個項目任務中,并加入練習內容,真正做到教、學、做結合,理論與實踐一體化;
本課程讓學員掌握模擬版圖相關基礎知識,熟練應用相關軟件工具,能夠獨立完成基本模擬電路的版圖設計;
并達到模擬版圖設計工程師水平;
適合人群:
本課程適合本科及以上學歷,理工類相關專業的人群學習;
課程安排:
線上直播課+線下項目實訓,上課時間為每周3次,每次2節課,24小時實時答疑;
項目實操:
項目1:Bandgap
基于CSMC0.18um工藝的Bandgap版圖,要掌握對電流鏡、差分對管、電阻和三極管等器件的版圖設計方法,掌握如何布局布線的技巧及結構匹配的方法。
項目2:UVLO
基于CSMC0.18um工藝的UVLO版圖,該模塊重點對差分對管、電流鏡及電阻進行合理的擺放及匹配。掌握不同類型電流鏡的匹配設計方法以及電阻、差分對的匹配性設計,整體模塊的布局布線技巧,模塊面積的壓縮方法。
項目3:LDO
基于SMIC0.13um工藝下的LDO版圖,它是由LDO模塊和Bandgap模塊組合而成,其中LDO模塊中的右半部分是大功率管器件,該模塊在設計的時候要注意匹配和進行加保護環進行隔離保護處理。該模塊的設計重點在與大功率的設計及隔離,以及敏感信號線的處理。
項目4:PLL
基于40/28nm工藝的PLL版圖設計,了解電路的結構,熟悉電路的工作原理,該模塊設計中我們要掌握:數字電路模塊中,各數字單元要統一高度;數字電路模塊和模擬電路模塊要分開且電源和地也要分開;閉合回路中,各模塊間的高頻連線要做屏蔽處理,經過P/Nguardring時,應改換上層金屬走,減小耦合且通過優化頂層的布局,避免高頻連線過長;頻率信號線的屏蔽線不應與VCNTL、IPLY_25u、IEXT_100u的屏蔽線相連;PFD模塊和CP模塊間的頻率信號線要同出同進;VCO是PLL電路的核心模塊,也是敏感模塊,需要做雙環隔離,保護其正常工作。要學會整體的Froolpian及設計技巧,控制芯片面積,以及通過物理驗證。
就業介紹:
就業指導課+ 1對1就業服務 + 終身就業跟蹤,隨時提供就業服務。
1000余家企業招聘需求銜接、與大廠深度合作,定期為企業輸送IC人才!
國家大力發展集成電路,行業迎來高速增長,從業人員的薪水也是水漲船高,集成電路設計方向作為產業鏈的頂端,工作機會也是大家夢寐以求的,年薪可以輕松突破50萬+。需要用到的崗位也越來越多,而每個芯片最終能夠付諸于生產都離不開集成電路版圖設計師的功勞,很多大公司電路設計和版圖的人數已經達到1.5:1了,所以產業對這類人才是非常急需。
職業簡介:
模擬版圖設計工程師為專業版圖設計人員,主要負責通過EDA設計工具,進行集成電路后端的版圖設計和驗證,最終產生送交供集成電路制造用的GDSII數據。負責進行版圖布局規劃。有一定的全定制模塊版圖設計實踐經驗,獨立進行版圖規劃、設計或驗證等。承擔模塊(Block Level)版圖設計、改進和維護等工作。在上級工程師的指導下解決模塊版圖設計一般難題。按時完成指標、計劃并保證質量。
就業薪資(參考):
平均薪資25W/年
初級工程師(15W - 35W)、中級工程師(30W - 60W)、高級工程師45w - 80w)
工作內容:
1. 負責模擬電路的版圖設計工作,協同模擬設計工程師完成模塊化版圖設計
2. 版圖物理驗證以及后仿真參數提取,EMIR分析
3. 芯片頂層整合以及物理驗證,tape out等