模擬芯片設(shè)計(jì)實(shí)戰(zhàn)培訓(xùn)課程
模擬芯片設(shè)計(jì)實(shí)戰(zhàn)培訓(xùn)課程
課程簡(jiǎn)介:
模擬ic設(shè)計(jì)通過一組簡(jiǎn)單的規(guī)格和性能開始,通過理想化的宏觀測(cè)量,分解為示意圖與電路元件模型,選擇晶體管,進(jìn)行高層次布局規(guī)劃,電容、電阻技術(shù),子電路期待值約束而進(jìn)行設(shè)計(jì)仿真優(yōu)化,從而達(dá)到理想宏測(cè)量值。
本課程讓學(xué)員掌握模擬設(shè)計(jì)相關(guān)基礎(chǔ)知識(shí),熟練應(yīng)用相關(guān)軟件工具。能夠獨(dú)立完成基本模擬電路設(shè)計(jì)。達(dá)到模擬IC設(shè)計(jì)工程師水平。
適合人群:
本課程適合本科及以上學(xué)歷,電子類相關(guān)專業(yè)的人群學(xué)習(xí)(如:電子信息、微電子、計(jì)算機(jī)等);
課程安排:
線上直播課+線下項(xiàng)目實(shí)訓(xùn),上課時(shí)間為每周3次,每次2節(jié)課,24小時(shí)實(shí)時(shí)答疑;
項(xiàng)目實(shí)操:
項(xiàng)目1:DCDC-buck
DC-DC轉(zhuǎn)換器的使用有利于簡(jiǎn)化電源電路設(shè)計(jì),縮短研制周期,實(shí)現(xiàn)最佳指標(biāo)等,被廣泛用于電力電子、軍工、科研、工控設(shè)備、通訊設(shè)備、儀器儀表、交換設(shè)備、接入設(shè)備、移動(dòng)通訊、路由器等通信領(lǐng)域和工業(yè)控制、汽車電子、航空航天等領(lǐng)域。
項(xiàng)目2:PLL
鎖相環(huán)(PLL)電路存在于各種高頻應(yīng)用中,從簡(jiǎn)單的時(shí)鐘凈化電路到用于高性能無線電通信鏈路的本振(LO),以及矢量網(wǎng)絡(luò)分析儀(VNA)中的超快開關(guān)頻率合成器。
項(xiàng)目3:ADC
ADC(模擬數(shù)字轉(zhuǎn)換器) 是連接模擬世界和數(shù)字世界的關(guān)鍵接口。它的核心作用就是把模擬世界的連續(xù)信號(hào),轉(zhuǎn)換成數(shù)字世界的離散信號(hào),然后讓計(jì)算機(jī)處理。因此是連接到現(xiàn)實(shí)世界的任何電子系統(tǒng)的基本部件。它們也是決定系統(tǒng)性能的關(guān)鍵因素。
點(diǎn)擊:獲取實(shí)戰(zhàn)項(xiàng)目詳情>>
就業(yè)薪資(參考):
平均薪資36W/年
初級(jí)工程師(20W - 50W)、中級(jí)工程師(45W - 80W)、高級(jí)工程師(60w - 100w)
就業(yè)介紹:
就業(yè)指導(dǎo)課+ 1對(duì)1就業(yè)服務(wù) + 終身就業(yè)跟蹤,隨時(shí)提供就業(yè)服務(wù)。
1000余家企業(yè)招聘需求銜接、與大廠深度合作,定期為企業(yè)輸送IC人才!
課程大綱:
課程簡(jiǎn)介
本課程將介紹模擬前端設(shè)計(jì)當(dāng)中模擬、驗(yàn)證、優(yōu)化技術(shù)和可測(cè)性設(shè)計(jì)技術(shù),通過多個(gè)專題實(shí)驗(yàn)幫助學(xué)員熟悉模擬設(shè)計(jì)流程,提升學(xué)員分析、設(shè)計(jì)、優(yōu)化、測(cè)試電路的能力。本課程涵蓋模擬設(shè)計(jì)領(lǐng)域相關(guān)技術(shù)的核心內(nèi)容,注重基礎(chǔ)知識(shí)和實(shí)用技巧的講解。本課程為模擬設(shè)計(jì)高端精華課程,老師將多年實(shí)踐經(jīng)驗(yàn)手把手教授,讓學(xué)員在真實(shí)的項(xiàng)目實(shí)踐環(huán)境中提升技術(shù)水平,熟練使用EDA工具,真正掌握IC設(shè)計(jì)中“漁”的手段。
課程說明
本課程講授CMOS模擬集成電路結(jié)構(gòu)的分析與設(shè)計(jì),詳細(xì)介紹在不同應(yīng)用指標(biāo)要求下的多種模擬電路模塊的設(shè)計(jì),以及設(shè)計(jì)所必須考慮的問題,通過課題實(shí)踐范例和專題制作,讓學(xué)員掌握CMOS模擬集成電路的實(shí)際設(shè)計(jì)方法、實(shí)用技巧以及成熟的設(shè)計(jì)經(jīng)驗(yàn)。
前端設(shè)計(jì)實(shí)用技術(shù),內(nèi)容包含CMOS模擬電路工藝與器件模型分析,學(xué)習(xí)Unix/Linux操作系統(tǒng)及命令,前端設(shè)計(jì)常用EDA工具的安裝、調(diào)試及基本使用方法
課程大綱:
階段 培訓(xùn)內(nèi)容
第一階段
1, Cadence Virtuoso EDA tool使用流程
2, 虛擬機(jī)的設(shè)置技巧
4, Linux和 Windows間數(shù)據(jù)自由共享的方法
5, 仿真SPICE庫介紹,.scs庫的關(guān)鍵代碼解析
6, 仿真模型分析
7, 原理圖設(shè)計(jì)流程和技巧
8, 庫,CELL,instance,pin,power,NMOS,PMOS的使用,與SPICE模型的結(jié)合和創(chuàng)建技巧
9, Cadence Virtuoso Spectre Spice仿真環(huán)境設(shè)置
10, CDS工作區(qū)環(huán)境設(shè)置技巧
11,電路靜態(tài)工作點(diǎn)仿真和設(shè)置
12,Cadence Virtuoso Spectre Spice Result Browser的使用
13,CMOS模擬電路設(shè)計(jì)和工廠工藝的結(jié)合
14,CMOS模擬電路設(shè)計(jì)參數(shù)公式計(jì)算并DC仿真案例
實(shí)驗(yàn):
虛擬機(jī)下的LINUX和Windows數(shù)據(jù)自由共享的設(shè)置實(shí)驗(yàn)
CDS工作環(huán)境快速設(shè)置實(shí)驗(yàn)
CMOS反相器設(shè)計(jì)公式計(jì)算實(shí)驗(yàn)
CMOS反相器設(shè)計(jì)原理圖設(shè)計(jì)整理流程和技巧使用實(shí)驗(yàn)
CMOS反相器設(shè)計(jì)DC仿真實(shí)驗(yàn)
實(shí)驗(yàn)結(jié)果Vth,Vgs,Vds等的獲取。
第二階段
CMOS電流鏡,電流源,電壓源設(shè)計(jì)詳解和設(shè)計(jì)技巧
CMOS比較器設(shè)計(jì)詳解、設(shè)計(jì)技巧和仿真
CMOS模數(shù)的CELL創(chuàng)建方法、編輯技巧和使用
CMOS模數(shù)的設(shè)計(jì)、開發(fā)規(guī)范
CMOS模數(shù)混合仿真的流程和技巧
CMOS更復(fù)雜實(shí)際設(shè)計(jì)電路設(shè)計(jì)流程(結(jié)合工廠工藝進(jìn)行公式計(jì)算和仿真)
根據(jù)給定的電流,輸出電壓等條件結(jié)合工廠工藝進(jìn)行設(shè)計(jì)的技巧。
DC掃描參數(shù)設(shè)定
CMOS集成電流交流小信號(hào)增益設(shè)計(jì)仿真流程和技巧
CMOS集成電路設(shè)計(jì)與瞬態(tài)仿真分析
實(shí)驗(yàn):
CMOS高效電阻負(fù)載的共源放大器設(shè)計(jì)實(shí)驗(yàn)
CMOS高效電阻負(fù)載的共源放大器結(jié)合工廠工藝和公式進(jìn)行參數(shù),DC仿真,交流小信號(hào)增益仿真
交流小信號(hào)增益仿真
AC仿真實(shí)驗(yàn)
瞬態(tài)仿真分析實(shí)驗(yàn)
第三階段
Circuit Optimizer使用技巧
電路設(shè)計(jì)優(yōu)化器使用流程
怎樣用自動(dòng)化的方法,把NMOS/PMOS寬、長(zhǎng),電阻,電容,電壓值等CMOS集成電路中出現(xiàn)的所有參數(shù)都考慮進(jìn)去,并且給定多個(gè)控制目標(biāo)的情況下快速把電路調(diào)到佳狀態(tài)。
CMOS實(shí)際電路實(shí)際演示怎樣考慮電路中的所有參數(shù)并指定多個(gè)控制目標(biāo)的情況下,快速優(yōu)化CMOS集成電路到佳狀態(tài),并求出NMOS/PMOS寬、長(zhǎng),電阻,電容等等元件的佳值。
CMOS電路設(shè)計(jì)結(jié)合制造工藝各種極端情況的考慮。
多工藝角仿真流程,工多組藝角設(shè)置及技巧。
優(yōu)化器仿真流程,變量設(shè)置,目標(biāo)設(shè)置及設(shè)計(jì)技巧。
實(shí)驗(yàn):
CMOS電路設(shè)計(jì)實(shí)驗(yàn)
CMOS實(shí)際電路多參數(shù)多控制目標(biāo)電路優(yōu)化及元件參數(shù)計(jì)算實(shí)驗(yàn)
多工藝角仿真實(shí)驗(yàn)
Circuit Optimizer設(shè)計(jì)仿真實(shí)驗(yàn)
第四階段
根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路,案例
1)高效共源放大器增益和擺幅,電壓,電流等設(shè)計(jì)要求分析
2)結(jié)合工藝進(jìn)行參數(shù)公式計(jì)算
3)增益和相位裕度SPICE仿真流程和技巧
4)溫度SPICE仿真
5)輸出電壓擺幅仿真
6)AC仿真
7)噪聲仿真
6)AC仿真
7)Cadence Virtuoso Spectre Spice 噪聲仿真
2,噪聲仿真流程和技巧
1)輸入噪聲和輸出噪聲的設(shè)置
2)仿真參數(shù)的選擇
3) 注意事項(xiàng)
3, Parametric Analysis仿真
1) 多變量同時(shí)掃描
2) 多參數(shù)選擇
3) Cadence Virtuoso Spectre Spice Temp
4, 溫度仿真流程和技巧
1) 溫度范圍的設(shè)置
2) 注意事項(xiàng)
5, 復(fù)雜放大器設(shè)計(jì)詳解和設(shè)計(jì)技巧
實(shí)驗(yàn):
根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路實(shí)驗(yàn)
Cadence Virtuoso Spectre Spice增益和相位裕度仿真實(shí)驗(yàn)
Cadence Virtuoso Spectre Spice溫度仿真實(shí)驗(yàn)
Parametric Analysis仿真實(shí)驗(yàn)
Cadence Virtuoso Spectre Spice噪聲仿真實(shí)驗(yàn)
第五階段
1,根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路,案例
1)高效差分器增益和擺幅,電壓,電流等設(shè)計(jì)要求分析
2)結(jié)合工藝進(jìn)行參數(shù)公式計(jì)算
3)增益和相位裕度仿真流程和技巧
4)溫度仿真
5)輸出電壓擺幅仿真
6)AC仿真
7)噪聲仿真
2,數(shù)模混合設(shè)計(jì)深入講解
3,數(shù)模混合設(shè)計(jì)的注意技巧
4,CMOS放大器設(shè)計(jì)詳解和設(shè)計(jì)技巧
實(shí)驗(yàn):
根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路強(qiáng)化實(shí)驗(yàn)
增益和相位裕度仿真實(shí)驗(yàn)
數(shù)模混合設(shè)計(jì)實(shí)驗(yàn)
數(shù)模混合仿真實(shí)驗(yàn)
第六階段
CMOS運(yùn)放反饋設(shè)計(jì)詳解和設(shè)計(jì)技巧
運(yùn)放穩(wěn)定性與頻率補(bǔ)償
CMOS比較器設(shè)計(jì)詳解、設(shè)計(jì)技巧和仿真
CMOS電流鏡電路分析與設(shè)計(jì)詳解、設(shè)計(jì)技巧
噪聲模型與分析詳解、設(shè)計(jì)技巧
總結(jié)
實(shí)驗(yàn):
CMOS比較器設(shè)計(jì)和仿真實(shí)驗(yàn)
回顧
********************************************************************************
發(fā)展前景:
數(shù)字信號(hào)處理算法和集成電路迅猛發(fā)展,雖然許多類型的信號(hào)處理已經(jīng)由模擬電路轉(zhuǎn)換成數(shù)字電路來實(shí)現(xiàn),但是在一塊芯片中,模擬電路是必不可少的。
職業(yè)簡(jiǎn)介:
模擬設(shè)計(jì)又稱模擬電路設(shè)計(jì)而模擬電路構(gòu)建了如今ic行業(yè)的基礎(chǔ)。在一塊芯中,模擬電路是必不可少的。處理連續(xù)的光、聲音、速度、溫度等自然模擬信號(hào)的IC稱之為模擬IC。模擬IC處理的信號(hào)都具有連續(xù)性,可以轉(zhuǎn)換為正弦波研究,而數(shù)字IC處理的是非連續(xù)信號(hào),都是脈沖方波。模擬電路設(shè)計(jì)是微電子領(lǐng)域一個(gè)集基礎(chǔ)理論知識(shí)和創(chuàng)造性于一身的絕學(xué)。
就業(yè)薪資(參考):
平均薪資36W/年
初級(jí)工程師(20W - 50W)、中級(jí)工程師(45W - 80W)、高級(jí)工程師(60w - 100w)
工作內(nèi)容:
1.進(jìn)行模擬電路的設(shè)計(jì)和功能分析
2.完成模擬電路的功能驗(yàn)證、參數(shù)驗(yàn)證和后仿真等工作
3根據(jù)芯片模塊設(shè)計(jì)晶體管級(jí)電路,設(shè)計(jì)、仿真、驗(yàn)證各模塊
4.進(jìn)行版圖指導(dǎo)、參與芯片測(cè)試及失效分析
5.指導(dǎo)測(cè)試工程師完成芯片的測(cè)試驗(yàn)證,主導(dǎo)芯片的debug工作
6.協(xié)助測(cè)試工程師制定測(cè)試規(guī)范和解決測(cè)試開發(fā)中的問題